您好、欢迎来到现金彩票网!
当前位置:九乐棋牌 > 外围计算机 >

跪求:计算机组成原理[王诚编著(第3版)]及计算机操作系统教程[张

发布时间:2019-07-03 22:28 来源:未知 编辑:admin

  跪求:计算机组成原理[王诚编著(第3版)]及计算机操作系统教程[张尧学.史美林编著(第2版)]的课后题答案

  跪求:计算机组成原理[王诚编著(第3版)]及计算机操作系统教程[张尧学.史美林编著(第2版)]的课后题答案

  我们现在下载在学这两门课,但是书虽然是看过几遍了,但是一看课后题,还是一头的雾水,没有标准答案,我现在很困惑,大虾们,帮帮小弟吧!本人万分的感谢你!...

  我们现在下载在学这两门课,但是书虽然是看过几遍了,但是一看课后题,还是一头的雾水,没有标准答案,我现在很困惑,大虾们,帮帮小弟吧!

  可选中1个或多个下面的关键词,搜索相关资料。也可直接点“搜索资料”搜索整个问题。

  从计算机组成的的层次结构来说,计算机的指令有微指令、机器指令和宏指令等。机器指令则介于微指令与宏指令之间,通常简称为指令。每一条指令可完成一个独立的算术运算或逻辑运算*作。

  一个完善的指令系统应满足四方面的要求:1、完备性 2、有效性 3、规整性 4、兼容性

  高级语言与计算机的硬件结构及指令系统无关,汇编语言计算机的硬件结构和指令系统。不同的机器有不同的指令,所以用汇编语言编写的程序不能在其他类型的机器上运行。

  机器指令是用机器字来表示的,表示一条指令的机器字,就称为指令,通常称为指令。

  指令格式,则是指令字用二进制代码表示的结构形式,通常由*作码字和地址字段组成。

  指令的*作码表示该指令应进行什么性质的*作,组成*作友字段的位数一般取决于计算机指令系统的规模,较大的指令系统就需要更多的位数来表示每条特定的指令。一般说来,一个包含n位的*作码最多能够表示2^n条指令。

  根据一条指令中有几个*作数地址,可将指令分为:零地址指令、二地址指令、三地址指令。

  机器字长是指计算机能直接处理的二进制数据的位数,它决定了计算机的运算精度。机器字长通常与主存单元的位数一致,指令字长度等于机器字长度的指令,称为单字长指令。指令字长度等于半个机器字长度的指令,称为半字长指令。指令字长等于两个机器字长度的指令,称为双字长指令。

  指令*作码通常有两种编码格式: 固定格式 ,适用大中型计算机 可变格式 ,适用于微型和小型计算机。

  指令寻址:指令寻址的方式有顺序寻址和跳跃寻址。 顺序寻址一般为顺序执行程序,而跳跃指令则是执行了转移指令所致。

  其有:隐含寻址、立即寻址、寄存器寻址、直接寻址、间接寻址、相对寻址方式、变址和基址寻址方式、复合寻址方式、块寻址方式、段寻址方式。

  相对寻址:把程序计数器PC的内容加上指令格式中的形式地址D而形成*作数的有效地址。

  变址寻址和基址寻址:两者在指令格式上很类似。习惯上基址寻址中基值寄存器提供基准量而指令提供位移量。而变址寻址中变址寄存器提供修改量而指令提供基准量。

  块寻址方式经常用于输入输出指令中,以实现外存储器或外围设备同内存之间数据块传送,块寻址方式在内存中还可用于数据块搬家。

  CPU的四个功能: 指令控制 、 *作控制 、 时间控制 、 数据加工。

  控制器功能有:1、从内存中取出一条指令,并指出下一条指令在内存中的位置。

  CPU的六个主要寄存器: 1、指令寄存器(IR) 2、程序计数器(PC) 3、地址寄存器(AR) 4、缓冲寄存器(DR) 5、累加寄存器(AC) 6、状态条件寄存器。

  程序计数器PC:是用来确定下一条指令的地址。程序计数器的结构应当是具有寄存计数两种功能的结构。

  状态条件寄存器:状态条件寄存器保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容。

  累加寄存器:当运算器的算术逻辑单元(ALU)执行全部算术和逻辑运算时,为ALU提供一个工作区。

  *作控制器的功能,就是根据指令*作码和时序信号,产生各种*作控制信号,以便正确地建立数据通路,从而完成取指令和执行指令的控制。

  根据设计方法不同,*作控制器可分为组合逻辑型、存储逻辑型、组合逻辑与存储结合型三种。

  指令周期常常用若干个CPU周期来表示。CPU周期也称机器周期。 通常用内存中读取一个指令字的最短时间来规定CPU周期。而一个CPU周期时间又包含有若干个时钟周期。要理解各种指令执行的不同之处。

  在任何情况下,已定的指令在执行时所需的机器周期数和时钟周期数都是固定不变的,称为同步控制方式。

  异步控制方式的特点是:每条指令、每个*作控制信号需要多少时间就占用多少时间。

  控制部件通过控制线向执行部件发出各种控制命令,通常把这种控制命令叫做微命令。而执行部件接受所执行的*作,叫做微*作。

  在机器的一个CPU周期中,一组实现一定*作功能的微命令的组合,构成一条微指令。

  一条机器指令的功能是用许多条微指令组成的序列来实现的,这个微指令序列通常叫做微程序。

  微程序控制器主要由控制存储器、微指令寄存器和地址转移逻辑三大部分组成,其中微指令寄存器分为微地址寄存器和微命令寄存器两部分组成。

  要掌握微指令与指令之间的关系,其中P196页的例2中一条指令如何由微指令构成的也要掌握。

  微命令编码的三种方法:直接表示法、编码表示法、混合表示法。 要掌握各种方法的异同点。

  微指令中设置微*作码字段,采用微*作码编译法,由微*作友规定微指令的功能,称为垂直型微指令。

  3、由水平型指令解释指令的微程序,具有微指令字比较长,但微程序短的特点,而垂直型微指令则相反,微指令字比较短而微程序长。

  4、水平型指令用户难以掌握,而垂直型微指令与指令比较相似,相对来说,较容易掌握

  同一台计算机系统的各部件,如CPU、内存、通道和各类I/O接口间互相连接的总线,称为系统总线。

  根据连接方式的不同,单机系统中采用的总线结构有三种基本类型:(1)单总线) 双总线) 三总线结构。

  在许多微小型计算机中,使用一条单一的系统总线来连接CPU、内存和I/O设备,称做单总线结构。

  双总线结构保持了单总线系统简单,易于扩充的优点,但又在CPU和内存之间专门设置一组高速的存储总线,使CPU可通过专用总线与存储器交换信息,并减轻了系统总线的负担,同时内存仍可通过系统总与外设实现DMA操作,而不必经过CPU。

  三总线在双总线系统的基础上增加I/O总线形成的。三总线一般用于中、大型计算机中。

  最大存储容量:单总线系统,外设的地址会影响内存地址单元的多少。在单总线系统中,最大内存容量必须小于计算机决定的可能的地址总数。在双总线系统中,存储容量不会受到外围设备多少的影响。

  指令系统中,双总线系统中,CPU必须对内存总线和系统总线必须有不同的指令系统。而在单总线系统中,CPU对内存总线和系统总线用相同的指令系统

  系统吞吐量主要取决于内存的存取周期。三总线系统的吞吐能力要比单总线 总线接口

  接口这一术语是指中央处理器(CPU)和内存、外围设备、或两种外围设备、或两种机器之间通过总线进行连接的逻辑部件。

  按照外围设备供求串行数据或并行数据的方式不同,接口分为串行数据接口和并行数据接口两大类。

  目前广泛使用的一种通用串行数据接口叫异步接收发送器,简称为UART。UART的作用是,它既可以把外围设备的串行输入码转换为计算机内部所需的并行码,也可以把计算机内部的并行码转换成处围设备所需的串行码输出。

  波特率是衡量传输通道频宽的指标,它是指传送代码的速率或说是数据传送速率。注意是每秒种传送的二进制数的位数。另外异步传送时规定了字符格式(一个起始位、8个数据位、1个终止位)。

  并行数据接口,有时又可称为程序输入/输出电路,在微型计算机中简称为PIO。

  根据总线控制部件的位置,控制方式可分成集中式与分散式两类。总线控制逻辑基本集中在一处的,称为集中式总线控制。总线控制逻辑分散在总线各部件中的,称为分散式总线控制。

  集中式控制是主要采用的方式。(1)链式查询 (2)计数器定时查询方式 (3)独立请求方式。

  总线上的通信方式是实现总线控制和数据传送的手段,通常分为同步方式和异步方式两种。

  总线上的部件通过总线进行信息传送时,用一个公共的时钟信号进行同步,这种方式称为同步通信。

  异步通信允许总线上的各部件有各自的时钟,在部件之间进行通信时没有公共的时间标准,而是靠发送信息时同时发出本设备的时间标志信号,用“应答方式”来进行。

  外围设备的划分标准,除了中央处理机和内存之外。计算机系统的每一部分都可看作一个外围设备来看待。

  3、控制电路:它向存储介质发送数据或从存储介质接收数据。外围设备可分为输入设备、输出设备、输入输出兼用设备、磁外存设备、数据通信设备、过程控制设备。

  以可见光的形式传递和处理信息的设备叫做显示设备。按显示设备所用器件分类,有阴极射线管显示器、液晶显示器(LCD)、等离子显示器。

  灰度级是指黑白显示器中所显示的象素点的亮暗差别,在彩色显示器中表现为颜色的不同。

  图形显示器分为随机扫描图形显示器、存储管理图形显示器、光栅扫描图形显示器。

  所谓“磁表面存储”是用某些磁性材料薄薄地涂在金属铝或塑料表面作载磁体来存储信息。硬盘的记录方式分为归零制(RZ),不归零制(NRZ)、调相制(PM)和调频制(FM)

  计算机的输入输出系统简称为I/O系统,它包括I/O接口、I/O管理部件及有关软件。

  由于这类设备是以相等的时间间隔操作的,而CPU也是以等间隔的速率执行输入输出指令的,因此,这种方式叫做同步定时方式。

  信息交换方式:1、程序查询方式 2、程序中断方式 3、直接内存访问(DMA)方式 4、通道方式 5、外围处理机方式。

  这种方式又称为程序控制I/O方式。这种方式比较经济、只需很少的硬件、在微型机中来实现低速设备的输入输出管理。

  统一编址法:是指输入/输出设备中的控制寄存器、数据寄存器、状态寄存器等也和内存单元一样看待,将它们和内存单元联合在一起编排地址。

  程序查询方式的接口电路应包括如下部分:设备选择电路、数据缓冲寄存器、设备状态位(标志)

  根据计算机系统对中断处理的策略不同,可分单级中断系统和多级中断系统。单级中断系统是中断结构中最基本的形式。

  多级中断系统是指计算机系统中有相当多的中断源。多级中断又可分为一维多级中断和二维多级中断。

  直接内存访问(DMA)方式,是一种完全由硬件执行I/O交换的工作方式。在这种方式中,DMA控制器从CPU完全接管对总线的控制,数据交换不经过CPU,而直接在内存和I/O设备之间进行。其主要优点是速度快,缺点是硬件线路比较复杂。

  DMA传送方式:1、停止CPU访问内存 2、周期挪用 3、DMA与CPU交替访内。

  DMA控制器,实际上是采用DMA方式的外围设备与系统总线之间的接口电路。这个接口电路是在中断接口的基础上再加DMA机构组成。习惯上将DMA方式的接口电路称为 DMA 控制器。

  DMA控制器的基本组成: 1、内存地址计数器 2、字计数器 3、数据缓冲寄存器 4、 “DMA请求”标志 5、 “控制/状态“逻辑 6、 中断机构

  DMA的数据块传送过程分为三个阶段:传送前预处理;正式传送;传送后处理。

  DMA 控制器的出现已经减轻了CPU对数据输入输出的控制,使得CPU的效率有了显著的提高,而通道的出现则进一步提高了CPU的效率。这是因为通道是一个特殊警惕处理,它有自己的指令和程序专门负责数据输入输出的传输控制,而CPU将“传输控制”的功能下放给通道后只负责“数据处理”功能。

  通道的基本功能是执行通道指令,组织外围设备和内存进行数据传输,按I/O指令要求启动外围设备,向CPU报告中断。

  通道通过使用通道指令控制设备控制器进行数据传送操作,并以通道状态字接收设备控制器反映的外围设备的状态。

  根据通道的工作方式,通道分为选择通道、数据多路通道、字节多路通道三种类型。

http://mamoohouse.com/waiweijisuanji/235.html
锟斤拷锟斤拷锟斤拷QQ微锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷微锟斤拷
关于我们|联系我们|版权声明|网站地图|
Copyright © 2002-2019 现金彩票 版权所有